## Σχεδίαση Συστημάτων Υλικού - Λογισμικού

## Εργαστήριο 2°

| Ονοματεπώνυμο       | AEM  | E-mail                |
|---------------------|------|-----------------------|
| Στασινός Αλκιβιάδης | 9214 | astasinos@ece.auth.gr |
| Κοσέογλου Σωκράτης  | 8837 | sokrkose@ece.auth.gr  |

## Ερώτημα 1.

Αρχικά, εκτελέσαμε **Software Emulation** και **Hardware Emulation** στο Vitis το παράδειγμα **vadd** από τις έτοιμες βιβλιοθήκες της **Xilinx** έτσι ώστε να κατανοήσουμε καλύτερα το **Vitis**. Επίσης, έγινε μια μελέτη τόσο του κώδικα **host.cpp** που είναι γραμμένος σε γλώσσα **OpenCL**, όσο και του κώδικα **vadd.cpp** που είναι σε **C++**. Στην συνέχεια ακολουθεί μια περιληπτική ανάλυση του κάθε κώδικα καθώς και τα αποτελέσματα των emulations.

Ο κώδικας host.cpp ο οποίος προορίζεται για να τρέξει στην CPU, αρχικά ορίζει 4 vectors, 2 vectors εισόδου και 2 vectors με τα αθροίσματα που θα υλοποιηθούν σε Software και Hardware αντίστοιχα. Αρχικοποιεί, με τυχαίες τιμές τους πίνακες και εκτελεί το Software άθροισμα των πινάκων. Στην συνέχεια, ψάχνει να βρει διαθέσιμη συσκευή Alveo, ώστε να της αναθέσει το binary file που θα δημιουργήσουμε. Τέλος, αντιγράφει τα vectors στην Global Memory(που είναι προσβάσιμη και από την CPU και από το FPGA), καλεί τον Kernel, συγκρίνει τα αποτελέσματα του Hardware με αυτά του Software και εκτυπώνει TEST PASSED εάν εκτελέστηκε σωστά.

Ο κώδικας **vadd.cpp** φτιάχνει κάποια **interfaces**, έπειτα δημιουργεί στην **BRAM** 3 πίνακες, 2 πίνακες εισόδου και 1 πίνακα όπου θα έχει τις επιμέρους προσθέσεις των κελιών. Στην συνέχεια, **αντιγράφει** του πίνακες από την **Global Memory** στην **BRAM** με τεχνικές *pipelining*, **υλοποιεί τις προσθέσεις των κελιών** και τέλος **αντιγράφει** τον πίνακα πίσω στην **Global Memory**.

Στην συνέχεια, αφού κάνουμε **Build** και **Run**, βλέπουμε τα αποτελέσματα του **Software Emulator** (αριστερή εικόνα) και του **Hardware Emulator** (δεξιά εικόνα) αντίστοιχα. Αυτά που αξίζει να σημειωθούν είναι το data transfer από την **DRAM** του host στην **Global Memory** μέσω τεχνικών **DMA**, όπως φαίνεται στην τρίτη και τέταρτη σειρά της αριστερής εικόνας. Ενώ, στην δεξιά εικόνα, στις δύο τελευταίες σειρές, μπορούμε να δούμε την μεταφορά δεδομένων από την **Global Memory** στην **BRAM του FPGA**, μέσω των **AXI Interfaces**.



## Ερώτημα 2.

Σε αυτό το ερώτημα, αλλάξαμε τον κώδικα του **host.cpp** έτσι ώστε να υλοποιεί τον software πολλαπλασιασμό δύο δισδιάστατων πινάκων και να καλεί τον **kernel** που δημιουργήσαμε σε C++ ο οποίος υλοποιεί τον πολλαπλασιασμό σε Hardware.

Αρχικά, όπως και στο host.cpp του προηγούμενου ερωτήματος δημιουργήσαμε στην **DRAM** του host 4 vectors με διαστάσεις **n\*m** και **m\*p** για τα vectors εισόδου και **n\*p** για τα vectors πολλαπλασιασμών. Στην συνέχεια εκτελέστηκε ο **software πολλαπλασιασμός** των vectors, ενώ μηδενίσαμε όλα τα στοιχεία του vector που θα

αποθηκεύσει τα στοιχεία του Hardware πολλαπλασιασμού. Ακόμα, όπως και προηγουμένως ο host ψάχνει για διαθέσιμα **Alveo Boards** για να του αναθέσει σαν task το **binary αρχείο** που θα δημιουργήσουμε. Τέλος, αντιγράφει τα vectors από την **DRAM** στην **Global Memory**, καλεί τον **kernel** και **συγκρίνει** τα αποτελέσματα του Hardware με αυτά του Software και εκτυπώνει **TEST PASSED** εάν εκτελέστηκε σωστά.

```
std::vector<int, aligned allocator<int>> source in1(n*m);
                                                                                                                                                        bool match = true;
for (int i = 0; i < n; i++) {
    for(int j = 0; j < p; j++){</pre>
        std::vectorsint, aligned allocatorsint>> source in2(m*p);
std::vectorsint, aligned_allocatorsint>> source_hw_results(n*p);
        std::vector<int, aligned allocator<int>> source sw results(n*p);
                                                                                                                                                           if (source hw_results[i*p +j] != source_sw_results[i*p +j]) {
  std::cout << "Error: Result mismatch" << std::endl;
  std::cout << "i = " << i << " CPU result = " << source_sw_results[i*p +j]</pre>
71
72
73
74
75
76
77
78
79
                                                                                                                                              159
        std::generate(source_in1.begin(), source_in1.end(), std::rand);
                                                                                                                                                                               << " Device result = " << source_hw_results[i*p +j] << std::endl;</pre>
        std::generate(source_in2.begin(), source_in2.end(), std::rand);
                                                                                                                                              161
                                                                                                                                                              match = false;
                                                                                                                                                              break;
        int result:
        int result;
for(int i = 0; i < n; i++) {
   for(int j = 0; j < p; j++) {
      result = 0;
      for(int k = 0; k < m; k++) {</pre>
                                                                                                                                              163
                                                                                                                                                          }}
                                                                                                                                              165
                                                                                                                                                        std::cout << "TEST "
                                                                                                                                                                                         << (match ? "PASSED" : "FAILED") << std::endl;
                         result += source_in1[i*m + k] * source_in2[k*p + j];
                                                                                                                                                        return (match ? EXIT_SUCCESS : EXIT_FAILURE);
                    source_sw_results[i*p + j] = result;
source_hw_results[i*p + j] = θ;
```

Έπειτα, ο kernel που δημιουργήσαμε, ορίζει τα AXI Interfaces, δημιουργεί δύο πίνακες στην BRAM τους οποίους κάνει ARRAY PARTITION και αντιγράφει τους δυο πίνακες εισόδου από την Global Memory στην BRAM. Τέλος, εκτελεί τον πολλαπλασιασμό των πινάκων με μεθόδους Pipeline και Loop Unrolling και αντιγράφει τα αποτελέσματα στην Global Memory, ώστε να μπορούν να γίνουν access από τον host.

```
#pragma HLS INTERFACE m_axi port = inArrayl offset = slave bundle = gmem
#pragma HLS INTERFACE m_axi port = inArrayl offset = slave bundle = gmem
#pragma HLS INTERFACE m_axi port = outArray offset = slave bundle = gmem
#pragma HLS INTERFACE s_axilite port = inArrayl bundle = control
#pragma HLS INTERFACE s_axilite port = inArrayl bundle = control
#pragma HLS INTERFACE s_axilite port = outArray bundle = control
#pragma HLS INTERFACE s_axilite port = return bundle = control
                                                                                                                    10@ void ARRAY_COPY1(ap_int<32> *inArray1,ap_int<32> A[n][m]){
37
38
39
40
41
42
43
44
45
46
47
48
50
51
52
                                                                                                                    11
                                                                                                                                 for(int i = 0; i < n; i++){
                                                                                                                    12
                                                                                                                                       #pragma HLS loop_tripcount min=n_iter max=n_iter
                                                                                                                    13
                                                                                                                                              for(int j = 0; j < m; j++){
                                                                                                                    14
                                                                                                                                                    #pragma HLS loop_tripcount min=m_iter max=m_iter
                                                                                                                    15
                                                                                                                                                    #pragma HLS UNROLL factor=2
                                                                                                                                                    #pragma HLS PIPELINE II=1
                                                                                                                    16
         ap_int<32> BRAM_in2[m][p];
                                                                                                                    17
                                                                                                                                                    A[i][j] = inArray1[i*m + j];
        #pragma HLS ARRAY_PARTITION variable=BRAM_in1 cyclic factor=m_iter dim=2
#pragma HLS ARRAY_PARTITION variable=BRAM_in2 cyclic factor=m_iter dim=1
                                                                                                                    18
                                                                                                                                             }
                                                                                                                     19
                                                                                                                                       }
                                                                                                                    20 }
         ARRAY COPY1(inArray1, BRAM in1);
                                                                                                                    21
         ARRAY COPY2(inArray2, BRAM in2);
                                                                                                                    22@ void ARRAY_COPY2(ap_int<32> *inArray2,ap_int<32> B[m][p]){
                                                                                                                    23
                                                                                                                                 for(int i = 0; i < m; i++){
          for(int i = 0: i < n: i++){}
                                                                                                                    24
                                                                                                                                       #pragma HLS loop_tripcount min=m_iter max=m_iter
57
58
          #pragma HLS loop_tripcount min=n_iter max=n_iter
                                                                                                                    25
                                                                                                                                              for(int j = 0; j < p; j++){
                                                                                                                    26
                                                                                                                                                    #pragma HLS loop_tripcount min=p_iter max=p_iter
                for(int j = \theta; j < p; j++) {
                                                                                                                                                    #pragma HLS UNROLL factor=2
                                                                                                                    27
               #pragma HLS loop_tripcount min=p_iter max=p_iter
#pragma HLS UNROLL factor=2
60
61
                                                                                                                                                    #pragma HLS PIPELINE II=1
                                                                                                                    28
                                                                                                                    29
                                                                                                                                                    B[i][j] = inArray2[i*p + j];
                #pragma HLS PIPELINE II=1
63
64
65
                                                                                                                    30
                     result = 0:
                                                                                                                    31
                                                                                                                                       }
          mainloop: for(int k = 0; k < m; k++){}
                                                                                                                    32 }
                          #pragma HLS loop_tripcount min=m_iter max=m_iter
67
                          result += BRAM_in1[i][k] * BRAM_in2[k][j];
69
70
                     outArray[i*p + j] = result;
               }
```

Τέλος, στις παρακάτω εικόνες βλέπουμε τα αποτελέσματα των **Software Simulation** (αριστερή εικόνα) και **Hardware Simulation** (δεξιά εικόνα).





Τέλος, βλέπουμε ότι ο **χρόνος εκτέλεσης** του kernel σε Hardware Emulator είναι **2.126ms**, συνεπώς γνωρίζουμε ότι η υλοποίηση στο Alveo Board θα χρειαστεί λιγότερο από 2.126ms, δεδομένου ότι ο Hardware Emulator δίνει πάντοτε το worst case scenario.

